Spesifikasi
T5L0 ASIC | T5L0 ASIC ialah ASIC berkuasa rendah, kos efektif, GUI dan aplikasi sangat bersepadu cip tunggal dwi-teras yang direka oleh DWIN Technology untuk LCD bersaiz kecil dan dihasilkan secara besar-besaran pada tahun 2020. |
Warna | 262K warna | ||
Jenis LCD | IPS, TFT LCD | ||
Sudut Pandangan | Malaikat penglihatan lebar, nilai biasa 85°/85°/85°/85°(L/R/U/D) | ||
Kawasan Paparan(AA) | 39.18mm (W)×94.03mm (H) | ||
Resolusi | 400*960 | ||
Lampu latar | LED | ||
Kecerahan | DMG40960F040_01WTC:250nit DMG40960F040_01WTCZ01:250nit DMG40960F040_01WTR:200nit DMG40960F040_01WN:300nit |
Voltan Kuasa | 3.6~5.5V | ||
Operasi Semasa | 200mA VCC=5V, lampu latar maks | ||
90mA VCC=5V, lampu latar dimatikan |
Suhu bekerja | -10℃~60℃ | ||
Suhu Penyimpanan | -20℃~70℃ | ||
Kelembapan Bekerja | 10%~90%RH, nilai biasa 60% RH |
Antaramuka pengguna | 50Pin_0.5mm FPC | ||
Kadar baud | 3150~3225600bps | ||
Voltan Keluaran | Output 1;3.0~3.3 V | ||
Output 0;0~0.3 V | |||
Voltan Masukan (RXD) | Input 1;3.3V | ||
Input 0;0~0.5V | |||
Antara muka | UART2: TTL; UART4: TTL;(Hanya tersedia selepas konfigurasi OS UART5: TTL;(Hanya tersedia selepas konfigurasi OS) | ||
Format Data | UART2: N81; UART4: N81/E81/O81/N82;4 mod (konfigurasi OS) UART5: N81/E81/O81/N82;4 mod (konfigurasi OS) |
Pin | Definisi | I/O | Penerangan Fungsional |
1 | 5V | I | Bekalan kuasa, DC3.6-5.5V |
2 | 5V | I | |
3 | GND | GND | GND |
4 | GND | GND | |
5 | GND | GND | |
6 | AD7 | I | 5 input ADC.Resolusi 12-bit dalam kes bekalan kuasa 3.3V.Voltan masukan 0-3.3V.Kecuali untuk AD6, data selebihnya dihantar ke teras OS melalui UART3 dalam masa nyata dengan kadar pensampelan 16KHz.AD1 dan AD5 boleh digunakan secara selari, dan AD3 dan AD7 boleh digunakan secara selari, yang bersamaan dengan dua pensampelan 32KHz AD.AD1, AD3, AD5, AD7 boleh digunakan secara selari, yang bersamaan dengan pensampelan 64KHz AD;data dijumlahkan 1024 kali dan kemudian dibahagikan dengan 64 untuk mendapatkan nilai AD 16bit 64Hz dengan pensampelan berlebihan. |
7 | AD6 | I | |
8 | AD5 | I | |
9 | AD3 | I | |
10 | AD2 | I | |
11 | 3.3 | O | Output 3.3V, beban maksimum 150mA. |
12 | SPK | O | MOSFET luaran untuk memacu buzzer atau pembesar suara.Perintang 10K luaran harus ditarik ke bawah untuk memastikan kuasa hidup berada pada tahap rendah. |
13 | SD_CD | I/O | Antara muka SD/SDHC, SD_CK menyambungkan kapasitor 22pF ke GND berhampiran antara muka kad SD. |
14 | SD_CK | O | |
15 | SD_D3 | I/O | |
16 | SD_D2 | I/O | |
17 | SD_D1 | I/O | |
18 | SD_D0 | I/O | |
19 | PWM0 | O | 2 Output PWM 16-bit.Perintang 10K luaran harus ditarik ke bawah untuk memastikan kuasa hidup berada pada tahap rendah. Teras OS boleh dikawal dalam masa nyata melalui UART3 |
20 | PWM1 | O | |
21 | P3.3 | I/O | Jika menggunakan RX8130 atau SD2058 I2C RTC untuk menyambung kepada kedua-dua IO, SCL harus disambungkan kepada P3.2 dan SDA disambungkan kepada P3.3 selari dengan tarik-up perintang 10K ke 3.3V. |
22 | P3.2 | I/O | |
23 | P3.1/EX1 | I/O | Ia boleh digunakan sebagai input sampukan luaran 1 pada masa yang sama, dan menyokong kedua-dua mod sampukan tahap voltan rendah atau tepi mengekor. |
24 | P3.0/EX0 | I/O | Ia boleh digunakan sebagai input sampukan luaran 0 pada masa yang sama, dan menyokong kedua-dua mod sampukan tahap voltan rendah atau tepi belakang. |
25 | P2.7 | I/O | antara muka IO |
26 | P2.6 | I/O | antara muka IO |
27 | P2.5 | I/O | antara muka IO |
28 | P2.4 | I/O | antara muka IO |
29 | P2.3 | I/O | antara muka IO |
30 | P2.2 | I/O | antara muka IO |
31 | P2.1 | I/O | antara muka IO |
32 | P2.0 | I/O | antara muka IO |
33 | P1.7 | I/O | antara muka IO |
34 | P1.6 | I/O | antara muka IO |
35 | P1.5 | I/O | antara muka IO |
36 | P1.4 | I/O | antara muka IO |
37 | P1.3 | I/O | antara muka IO |
38 | P1.2 | I/O | antara muka IO |
39 | P1.1 | I/O | antara muka IO |
40 | P1.0 | I/O | antara muka IO |
41 | UART4_TXD | O | UART4 |
42 | UART4_RXD | I | |
43 | UART5_TXD | O | UART5 |
44 | UART5_RXD | I | |
45 | P0.0 | I/O | antara muka IO |
46 | P0.1 | I/O | antara muka IO |
47 | CAN_TX | O | antara muka BOLEH |
48 | CAN_RX | I | |
49 | UART2_TXD | O | UART2(port bersiri UART0 teras OS) |
50 | UART2_RXD | I |